Совместимость EPM7000s и 74AC/ACT

Предыдущая тема Следующая тема Перейти вниз

Совместимость EPM7000s и 74AC/ACT

Сообщение  VladimirS в Пн Май 29 2017, 18:38

Есть микросхема EPM7128slc84, какую следует применить с ней серию 74AC или 74ACT и совместимы ли эти серии между собой?
Хотелось бы получить ответ от человека проверившего это на практике.

VladimirS
новичёк

Сообщения : 3
Дата регистрации : 2017-05-29

Посмотреть профиль

Вернуться к началу Перейти вниз

Re: Совместимость EPM7000s и 74AC/ACT

Сообщение  VladimirS в Чт Июл 13 2017, 16:01

VladimirS пишет:Есть микросхема EPM7128slc84, какую следует применить с ней серию 74AC или 74ACT и совместимы ли эти серии между собой?
Хотелось бы получить ответ от человека проверившего это на практике.

Так никто и не ответил!  Видимо народ кроме 155 серии ничего и не паяет Crying or Very sad

VladimirS
новичёк

Сообщения : 3
Дата регистрации : 2017-05-29

Посмотреть профиль

Вернуться к началу Перейти вниз

Re: Совместимость EPM7000s и 74AC/ACT

Сообщение  Viktor2312 в Чт Июл 13 2017, 23:34

VladimirS пишет:Так никто и не ответил!  Видимо народ кроме 155 серии ничего и не паяет Crying or Very sad

Лично я, паяю, но Xilinx. Хотя сейчас и от этого отошёл, больше интересен майнинг... Поэтому Альтера/микросхемы ПЛИС фирмы Intel - на данный момент, вообще не интересны. Поэтому, по данному вопросу ничем помочь не могу...
avatar
Viktor2312
Гуру+

Сообщения : 10337
Дата регистрации : 2012-08-10
Возраст : 38
Откуда : Пятигорск

Посмотреть профиль

Вернуться к началу Перейти вниз

Re: Совместимость EPM7000s и 74AC/ACT

Сообщение  VladimirS в Пт Июл 14 2017, 09:32

Viktor2312 пишет:
VladimirS пишет:Так никто и не ответил!  Видимо народ кроме 155 серии ничего и не паяет Crying or Very sad

Лично я, паяю, но Xilinx. Хотя сейчас и от этого отошёл, больше интересен майнинг... Поэтому Альтера/микросхемы ПЛИС фирмы Intel - на данный момент, вообще не интересны. Поэтому, по данному вопросу ничем помочь не могу...

Добрый день!
Спасибо, что откликнулись, но я думаю Альтера и Xilinx принципиально не отличаются или я ошибаюсь?

VladimirS
новичёк

Сообщения : 3
Дата регистрации : 2017-05-29

Посмотреть профиль

Вернуться к началу Перейти вниз

Re: Совместимость EPM7000s и 74AC/ACT

Сообщение  Viktor2312 в Пт Июл 14 2017, 12:39

VladimirS пишет:Добрый день!
Спасибо, что откликнулись, но я думаю Альтера и Xilinx принципиально не отличаются или я ошибаюсь?

В общим, не отличаются и то и то микросхемы ПЛИС, но.

Внутреннее устройство ячеек отличается кардинально, естественно на сколько я это понимаю. То что названия отличаются, это ерунда LE или CLB, назвать можно как угодно. В вашем случае нужно смотреть datasheet на вашу микросхему ПЛИС или на семейство в которое она входит, толерантна она, например к 5 В или нет и на ввод или вывод. Бывает так, что толерантна на ввод по 5 В, но не толерантна на вывод, или наоборот. И естественно смотреть datasheet на микросхемы которые вы хотите применить, могут ли они работать с напряжением 3,3 В. Ваша микросхема ПЛИС насколько я понял относится к семейству MAX 7000.

Можно поглядеть этот pdf, возможно будет полезен: MAX 7000 Programmable Logic Device Family

Судя вот по этому, позволяет работать как с 5 вольтовой логикой на ввод-вывод, так и с 3,3 вольтовой логикой:

3.3-V or 5.0-V operation
– MultiVoltTM I/O interface operation, allowing devices to
interface with 3.3-V or 5.0-V devices (MultiVolt I/O operation is
not available in 44-pin packages)
– Pin compatible with low-voltage MAX 7000A and MAX 7000B
devices

(операция ввода/вывода MultiVolt недоступна в 44-выводных корпусах)

Естественно, так как практически я Альтеру не применяю, то подтвердить как это будет на практике, я не могу.
Так же стоит наверное внимательно прочитать раздел Output Configuration в datasheet там, на мой взгляд более подробно это расписано.


По поводу отличий, так отличаются и кардинально, как по мне у Альтера как я понял ячейки более простые и называются Macrocell, но их больше, а у Xilinx ячейка, называется CLB (Конфигурируемый логический блок) более сложная, но их меньше и к тому же CLB состоит из двух ячеек, называющихся Slice, различающихся по функционалу, одна простая может использоваться только для реализации логики SliceL, вторая такая же но имеет дополнительные блоки позволяющие реализовывать память 16Х1 или 64Х1 зависит от семейства или сдвигающие регистры и называется SliceM. Структуру и устройство можно посмотреть более детально в datasheet там наглядно это всё показано и подробно описано...
avatar
Viktor2312
Гуру+

Сообщения : 10337
Дата регистрации : 2012-08-10
Возраст : 38
Откуда : Пятигорск

Посмотреть профиль

Вернуться к началу Перейти вниз

Предыдущая тема Следующая тема Вернуться к началу


 
Права доступа к этому форуму:
Вы не можете отвечать на сообщения