АТХ__МКГД_ver_1.0 ПЭВМ "ИРИША-АТХ"

Перейти вниз

АТХ__МКГД_ver_1.0 ПЭВМ "ИРИША-АТХ"

Сообщение  Viktor2312 в Вт Мар 24 2015, 13:26

Данная тема предназначена для обсуждения всего, что касается модуля АТХ_МКГД_ver_1.0

Это модуль контроллера графического дисплея для ПЭВМ "ИРИША-АТХ".


Последний раз редактировалось: Viktor2312 (Вт Мар 24 2015, 13:31), всего редактировалось 1 раз(а)
avatar
Viktor2312
Гуру+

Сообщения : 11000
Дата регистрации : 2012-08-10
Возраст : 39
Откуда : Пятигорск

Посмотреть профиль

Вернуться к началу Перейти вниз

Общий список применяемых микросхем.

Сообщение  Viktor2312 в Вт Мар 24 2015, 13:27

В модуле АТХ_МКГД_ver_1.0 применяются следующие микросхемы:

D1 - К589АП16
D2 - К589АП16
D3 - К555ЛА9
D4 - К555ИД7
D5 - К555ЛА1
D6 - К556РТ4 ("прошивка" SA)
D7 - К555ТЛ2
D8 - К555ИР16
D9 - К555ИР16
D10 - К555ЛЕ1
D11 - К155ЛА7
D12 - К565РУ5Д (КР565РУ5Г)
D13 - К565РУ5Д (КР565РУ5Г)
D14 - К565РУ5Д (КР565РУ5Г)
D15 - К565РУ5Д (КР565РУ5Г)
D16 - К565РУ5Д (КР565РУ5Г)
D17 - К565РУ5Д (КР565РУ5Г)
D18 - К565РУ5Д (КР565РУ5Г)
D19 - К565РУ5Д (КР565РУ5Г)
D20 - К555ЛП5
D21 - К555ТМ2
D22 - К555ТМ2
D23 - К555ИЕ7
D24 - К555ИЕ7
D25 - К555ИЕ7
D26 - К555ИЕ7
D27 - К555ИР16
D28 - К555ТМ8
D29 - К555КП2
D30 - К555КП2
D31 - К555КП2
D32 - К555КП2
D33 - К155ИР13
D34 - К565РТ5 ("прошивка" VP)
D35 - К555ТМ8
D36 - К555ТМ8
D37 - К531ЛА3П (КР531ЛА3)
D38 - К531ТВ10П (КР531ТВ10)
D39 - К555ТМ8
D40 - К555ТМ8
D41 - К555ТМ8
D42 - К531ЛА1П (КР531ЛА1)
D43 - К531ЛА3П (КР531ЛА3)
D44 - К531КП2
D45 - К555ТМ8
D46 - К555ЛИ1
D47 - К531ЛА1П (КР531ЛА1)
D48 - К531ЛА3П (КР531ЛА3)
D49 - К555ИЕ7
D50 - К555ИЕ7
D51 - К555ИЕ7
D52 - К555ИЕ7
D53 - К555ИЕ7
D54 - К531ИР18П (КР531ИР18)
D55 - К556РТ4 ("прошивка" HC)
D56 - К556РТ4 ("прошивка" VC)
D57 - К556РТ4 ("прошивка" CC)
D58 - К531ИР19П (КР531ИР19)
D59 - К555ТМ2

Замена на импортные аналоги, не гарантирует работоспособность платы и крайне не желательна.


Последний раз редактировалось: Viktor2312 (Пт Мар 27 2015, 16:02), всего редактировалось 2 раз(а)
avatar
Viktor2312
Гуру+

Сообщения : 11000
Дата регистрации : 2012-08-10
Возраст : 39
Откуда : Пятигорск

Посмотреть профиль

Вернуться к началу Перейти вниз

Re: АТХ__МКГД_ver_1.0 ПЭВМ "ИРИША-АТХ"

Сообщение  Viktor2312 в Вт Мар 24 2015, 13:27

Немного инфы:

Думаю настало время для создания данной темы, так как времени с начала года прошло уже много, процесс идёт отлично. Даже основную плату удалось разработать в кратчайшие сроки, всего за 20 дней. Осталось её ещё раз проверить на отсутствие артефактов и в первых числах апреля можно будет заказывать производство.

Внешний вид платы из программы Sprint Layout 5.0:


АТХ_ОП_ver_1.0

Плата выполнена в формате Standart-ATX.

И предназначена для установки в любой, стандартный ATX корпус. Предназначенный для установки плат этого стандарта, её размеры 305 х 244 мм (12" х 9,6").


Забыл на рисунке выше указать ещё одно отверстие, на плате оно есть, оно находится, если смотреть от левого верхнего угла, по y = 10,2 мм, x = 95,2 мм

Расположение разъёмов на плате.


Для питания ПЭВМ используется обычный импульсный ATX блок питания с 20 -ти контактным разъёмом:
Розетка (находится на БП).


Некоторые замечания:

* На электрической принципиальной схеме, из красной книги, вывод 4 микросхемы D17.1 висит в воздухе. Для более надёжной работы, его желательно соединить с источником питания +5 В, через резистор сопротивлением 1 кОм. На плате ему присвоен порядковый номер R83.

* Сигнал /RESET в схеме из красной книги приходит на разъём Х8, контакт 15Б напрямую с вывода 10 микросхемы D8 (D8.5), но также подаётся на контакт 6 микросхемы D41, но с контакта 7 микросхемы D41 не снимается. В данной плате сигнал /RESET с вывода 10 микросхемы D8 подаётся на все внутренние цепи платы (вывод 2 D21, вывод 5 D14, вывод 6 D41), а на системные разъёмы Х8a - X8f подаётся с вывода 7 D41. Что позволяет увеличить нагрузочную способность данного сигнала.

* В схеме МП элемент D18.5 не задействован (11 вход, 10 выход), так как для микросхем серии К555, а D18 это К555ЛН1, неиспользуемые входы желательно соединять с источником +5 В через резистор сопротивлением 1 кОм, это не снижает быстродействия микросхемы. То на плате так и сделано, вывод 11 D18 соединяется с источником +5 В через резистор R117.

* Ошибки и неточности на принципиальной схеме МП (рис. 3.1), в красной книге.

1). Не пронумерован вывод 14 микросхемы микропроцессора D26 - КР580ВМ80А. Он соединяется с выводом 17 микросхемы контроллера прерываний D45 - КР580ВН59.

2). У микросхемы системного контроллера D30 - КР580ВК28 обозначено два вывода с номером 19. Вывод BD2 входящий в шину как D2 необходимо перенумеровать в вывод 11.

3). При входе в шину сигнала P0 с разъёма Х8 (контакт 22Б), сигнал обозначен как P2, его нужно изменить на P0.

4). Сигнал /MS4 должен быть соединён с выводом 20 микросхемы ПЗУ D34 - К573РФ4. На схеме скобки стоят вокруг вывода 18, надо изменить, поставить скобки вокруг вывода 20 микросхемы D34.

5). При входе в шину сигнала /READY от резисторной сборки НР8 обозначен как НЕинверсный, нужно изменить его обозначение на инверсный сигнал. Активное состояние лог. 0.

*** "прошивка" для микросхемы D22, при применении К573РФ4 или К573РФ6 ***
00: 70 FA F9 F8 B0 FA F9 F8 FB FA F9 F8 FB FA F9 F8
10: FB FA F4 F5 FB FA F4 F5 FB FA F6 F7 FB FA F6 F7

Прошивка D22 (К155РЕ3) при применении КС573РФ4 или К573РФ6 Скачать

Прошивка BOOTM.

Объём 8 Кбайт. Прошивается в микросхему К573РФ4 или К573РФ6. Имеющих объём 8 Кбайт. Устанавливается в панельку в качестве D34. Находится в адресном пространстве: 0000H - 1FFFH

Скачать

Прошивка CONOUT

Объём 8 Кбайт. Прошивается в микросхему К573РФ4 или К573РФ6. Имеющих объём 8 Кбайт.
Устанавливается в панельку в качестве D33. Находится в адресном пространстве: 2000H - 3FFFH.

Скачать


Последний раз редактировалось: Viktor2312 (Ср Сен 23 2015, 15:54), всего редактировалось 2 раз(а)
avatar
Viktor2312
Гуру+

Сообщения : 11000
Дата регистрации : 2012-08-10
Возраст : 39
Откуда : Пятигорск

Посмотреть профиль

Вернуться к началу Перейти вниз

Re: АТХ__МКГД_ver_1.0 ПЭВМ "ИРИША-АТХ"

Сообщение  Viktor2312 в Вт Мар 24 2015, 13:27

Ещё немного инфы:

Запчасти основной платы АТХ_ОП_ver_1.0

Cписок микросхем:

Код:

D1 - КР1006ВИ1
D2 - К555ЛА3          D21 - КР580ГФ24          D40 - К531ЛА17П (КР531ЛА17)
D3 - К155ЛА13         D22 - К155РЕ3            D41 - К155ЛП11
D4 - К555ЛА1          D23 - К555ИД7            D42 - К155ЛП10
D5 - К555КП13         D24 - К555ЛЛ1            D43 - К155ЛП10
D6 - К555КП13         D25 - КР580ВИ53          D44 - К155ЛП10
D7 - К555ТЛ2          D26 - КР580ВМ80А         D45 - КР580ВН59
D8 - К155ЛН3          D27 - К155ЛП10
D9 - КР580ВВ51        D28 - К155ЛП10
D10 - К155ЛЛ1         D29 - К155ЛП10
D11 - КР580ВВ55       D30 - КР580ВК28
D12 - К589АП26        D31 - К555ИР16
D13 - К589АП26        D32 - К555ЛЛ1
D14 - К555ЛА9         D33 - К573РФ (2, 5) или (4, 6)
D15 - К561ИЕ10        D34 - К573РФ (2, 5) или (4, 6)
D16 - К555ЛА3         D35 - К176ТМ1
D17 - К555ТМ2         D36 - К555ТЛ2
D18 - К555ЛН1         D37 - К589ИР12
D19 - К555ЛА2         D38 - К589АП16
D20 - К555ЛА3         D39 - К589АП16

Замена на импортные аналоги, не гарантирует работоспособность платы и крайне не желательна.


Резисторные сборки заменены на обычные резисторы С1-4 или МЛТ-0,125, мощностью 0,125 Вт.
Код:

Резисторная сборка [b]НР1[/b]:          Резисторная сборка [b]НР2[/b]:

1 - EX1 - R60 - 4,7 кОм          1 - PC0 - R55 - 12 кОм
2 - EX2 - R61 - 4,7 кОм          2 - PC1 - R56 - 12 кОм
3 - SI1 - R62 - 4,7 кОм          3 - PC2 - R57 - 12 кОм
4 - SI2 - R63 - 4,7 кОм          4 - PC3 - R58 - 12 кОм
5 - SI3 - R64 - 4,7 кОм          5 - PC4 - R71 - 12 кОм
6 - SI4 - R65 - 4,7 кОм          6 - PC5 - R72 - 12 кОм
7 - SI5 - R66 - 4,7 кОм          7 - PC6 - R73 - 12 кОм
8 - SI6 - R67 - 4,7 кОм          8 - PC7 - R74 - 12 кОм
9 - SIOS - R68 - 4,7 кОм          
10 - SPD1 - R69 - 4,7 кОм          
11 - SPD2 - R70 - 4,7 кОм          


Резисторная сборка [b]НР3[/b]:          Резисторная сборка [b]НР4[/b]:

1 - MA14 - R75 - 1,1 кОм         1 - D0 - R84 - 12 кОм
2 - MA15 - R76 - 1,1 кОм         2 - D1 - R85 - 12 кОм
3 - MP0 - R77 - 1,1 кОм          3 - D2 - R86 - 12 кОм
4 - MP1 - R78 - 1,1 кОм          4 - D3 - R87 - 12 кОм
5 - /MS1 - R79 - 1,1 кОм         5 - D4 - R88 - 12 кОм
6 - /MS2 - R80 - 1,1 кОм         6 - D5 - R89 - 12 кОм
7 - /MS3 - R81 - 1,1 кОм         7 - D6 - R90 - 12 кОм
8 - /MS4 - R82 - 1,1 кОм         8 - D7 - R91 - 12 кОм


Резисторная сборка [b]НР5[/b]:

1 - KB0 - R44 - 5,6 кОм
2 - KB1 - R45 - 5,6 кОм
3 - KB2 - R46 - 5,6 кОм
4 - KB3 - R47 - 5,6 кОм
5 - KB4 - R48 - 5,6 кОм
6 - KB5 - R49 - 5,6 кОм
7 - KB6 - R50 - 5,6 кОм
8 - KB7 - R51 - 5,6 кОм
9 - /IBF - R52 - 5,6 кОм
10 - /STB - R53 - 5,6 кОм
11 - /R - R54 - 10 кОм


Резисторная сборка [b]НР6[/b]:

1 - +5 В - BD0 - R92 - 330 Ом
2 - +5 В - BD1 - R93 - 330 Ом
3 - +5 В - BD2 - R94 - 330 Ом
4 - +5 В - BD3 - R95 - 330 Ом
5 - +5 В - BD4 - R96 - 330 Ом
6 - +5 В - BD5 - R97 - 330 Ом
7 - +5 В - BD6 - R98 - 330 Ом
8 - +5 В - BD7 - R99 - 330 Ом

1 - GND - BD0 - R100 - 470 Ом
2 - GND - BD1 - R101 - 470 Ом
3 - GND - BD2 - R102 - 470 Ом
4 - GND - BD3 - R103 - 470 Ом
5 - GND - BD4 - R104 - 470 Ом
6 - GND - BD5 - R105 - 470 Ом
7 - GND - BD6 - R106 - 470 Ом
8 - GND - BD7 - R107 - 470 Ом


Резисторная сборка [b]НР7[/b]:

1 - /INT1 - R108 - 1 кОм
2 - /I2 - R109 - 1 кОм
3 - /I3 - R110 - 1 кОм
4 - /I4 - R111 - 1 кОм
5 - /I5 - R112 - 1 кОм
6 - /PON - R113 - 1 кОм


Резисторная сборка [b]НР8[/b]:

1 - +5 В - READY - R118 - 330 Ом
2 - +5 В - CLC ф2 - R119 - 330 Ом
3 - +5 В - /BUSEN -  R120 - 330 Ом
4 - +5 В - /RESET - R121 - 330 Ом
5 - +5 В - IO/(/M) - R122 - 330 Ом
6 - +5 В - R/(/W) - R123 - 330 Ом
7 - +5 В - /TE - R124 - 330 Ом
8 - +5 В - CLC - R125 - 330 Ом

1 - GND - READY - R126 - 470 Ом
2 - GND - CLC ф2 - R127 - 470 Ом
3 - GND - /BUSEN - R128 - 470 Ом
4 - GND - /RESET - R129 - 470 Ом
5 - GND - IO/(/M) - R130 - 470 Ом
6 - GND - R/(/W) - R131 - 470 Ом
7 - GND - /TE - R132 - 470 Ом
8 - GND - CLC - R133 - 470 Ом


Резисторная сборка [b]НР9[/b]:

1 - BA0 - R134 - 1 кОм
2 - BA1 - R135 - 1 кОм
3 - BA2 - R136 - 1 кОм
4 - BA3 - R137 - 1 кОм
5 - BA4 - R138 - 1 кОм
6 - BA5 - R139 - 1 кОм
7 - BA6 - R140 - 1 кОм
8 - BA7 - R141 - 1 кОм
9 - BA8 - R142 - 1 кОм
10 - BA9 - R143 - 1 кОм
11 - BA10 - R144 - 1 кОм
12 - BA11 - R145 - 1 кОм
13 - BA12 - R146 - 1 кОм
14 - BA13 - R147 - 1 кОм
15 - BA14 - R148 - 1 кОм
16 - BA15 - R149 - 1 кОм
17 - P0 - R150 - 1 кОм
18 - P1 - R151 - 1 кОм


Сборка  [b]НД1[/b] из резистора 1,6 кОм и пяти диодов КД522Б,
присвоены порядковые номера на плате:

Резистор - R59 - 1,6 кОм
1 - /KUS - VD13 - КД522Б
2 - /TS - VD14 - КД522Б
3 - /ICS - VD15 - КД522Б
4 - /PIOS - VD16 - КД522Б
5 - /DS2 - VD17 - КД522Б

Cписок резисторов:

Все резисторы С1-4 или МЛТ-0,125, мощностью 0,125 Вт.
Код:

R1 - 510 кОм
R2 - 510 кОм
R3 - 1 кОм
R4 - 10 кОм
R5 - 1 кОм
R6 - 10 кОм
R7 - 22 кОм
R8 - 56 Ом
R9 - 1 кОм
R10 - 2,4 кОм
R11 - 4,7 кОм
R12 - 4,7кОм
R13 - 1 кОм
R14 - 1 кОм
R15 - 5,6 кОм
R16 - 33 Ом
R17 - 33 Ом
R18 - 33 Ом
R19 - 33 Ом
R20 - 33 Ом
R21 - 33 Ом
R22 - 33 Ом
R23 - 33 Ом
R24 - 330 Ом
R25 - 470 Ом
R26 - 470 Ом
R27 - 330 Ом
R28 - 4,7 кОм
R29 - 4,7 кОм
R30 - 4,7 кОм
R31 - 820 Ом
R32 - 10 кОм
R33 - 4,7 кОм
R34 - 5,6 кОм
R35 - 5,6 кОм
R36 - 7,5 кОм
R37 - 7,5 кОм
R38 - 100 кОм
R39 - 7,5 кОм
R40 - 3,6 кОм
R41 - 4,7 кОм
R42 - 1,6 кОм
R43 - 3,6 кОм
R44 - 5,6 кОм
R45 - 5,6 кОм
R46 - 5,6 кОм
R47 - 5,6 кОм
R48 - 5,6 кОм
R49 - 5,6 кОм
R50 - 5,6 кОм
R51 - 5,6 кОм
R52 - 5,6 кОм
R53 - 5,6 кОм
R54 - 10 кОм
R55 - 12 кОм
R56 - 12 кОм
R57 - 12 кОм
R58 - 12 кОм
R59 - 1,6 кОм
R60 - 4,7 кОм
R61 - 4,7 кОм
R62 - 4,7 кОм
R63 - 4,7 кОм
R64 - 4,7 кОм
R65 - 4,7 кОм
R66 - 4,7 кОм
R67 - 4,7 кОм
R68 - 4,7 кОм
R69 - 4,7 кОм
R70 - 4,7 кОм
R71 - 12 кОм
R72 - 12 кОм
R73 - 12 кОм
R74 - 12 кОм
R75 - 1,1 кОм
R76 - 1,1 кОм
R77 - 1,1 кОм
R78 - 1,1 кОм
R79 - 1,1 кОм
R80 - 1,1 кОм
R81 - 1,1 кОм
R82 - 1,1 кОм
R83 - 1 кОм
R84 - 12 кОм
R85 - 12 кОм
R86 - 12 кОм
R87 - 12 кОм
R88 - 12 кОм
R89 - 12 кОм
R90 - 12 кОм
R91 - 12 кОм
R92 - 330 Ом
R93 - 330 Ом
R94 - 330 Ом
R95 - 330 Ом
R96 - 330 Ом
R97 - 330 Ом
R98 - 330 Ом
R99 - 330 Ом
R100 - 470 Ом
R101 - 470 Ом
R102 - 470 Ом
R103 - 470 Ом
R104 - 470 Ом
R105 - 470 Ом
R106 - 470 Ом
R107 - 470 Ом
R108 - 1 кОм
R109 - 1 кОм
R110 - 1 кОм
R111 - 1 кОм
R112 - 1 кОм
R113 - 1 кОм
R114 - 120 Ом
R115 - 270 Ом
R116 - 270 Ом
R117 - 1 кОм
R118 - 330 Ом
R119 - 330 Ом
R120 - 330 Ом
R121 - 330 Ом
R122 - 330 Ом
R123 - 330 Ом
R124 - 330 Ом
R125 - 330 Ом
R126 - 470 Ом
R127 - 470 Ом
R128 - 470 Ом
R129 - 470 Ом
R130 - 470 Ом
R131 - 470 Ом
R132 - 470 Ом
R133 - 470 Ом
R134 - 1 кОм
R135 - 1 кОм
R136 - 1 кОм
R137 - 1 кОм
R138 - 1 кОм
R139 - 1 кОм
R140 - 1 кОм
R141 - 1 кОм
R142 - 1 кОм
R143 - 1 кОм
R144 - 1 кОм
R145 - 1 кОм
R146 - 1 кОм
R147 - 1 кОм
R148 - 1 кОм
R149 - 1 кОм
R150 - 1 кОм
R151 - 1 кОм
Общий список диодов, стабилитронов и светодиодов:
Код:

VD1 - КД522Б
VD2 - КД522Б
VD3 - КД522Б
VD4 - КД522Б
VD5 - КД522Б
VD6 - КД522Б
VD7 - КД522Б
VD8 - КД522Б
VD9 - КД522Б
VD10 - КД522Б
VD11 - КС147А
VD12 - Д9Б
VD13 - КД522Б
VD14 - КД522Б
VD15 - КД522Б
VD16 - КД522Б
VD17 - КД522Б

HL1 - АЛ307БМ
HL2 - АЛ307БМ
HL3 - АЛ307БМ

Общий список конденсаторов:
Код:

С1 - 0,33 мкФ
С2 - 0,068 мкФ
С3 - 0,1 мкФ
С4 - 0,1 мкФ
С5 - 10 мкФ х 25 В
С6 - 22 мкФ х 16 В
С7 - 0,1 мкФ
С8 - 0,1 мкФ
С9 - 0,1 мкФ
С10 - 0,1 мкФ
С11 - 0,1 мкФ
С12 - 0,1 мкФ
С13 - 0,1 мкФ
С14 - 0,1 мкФ
С15 - 0,1 мкФ
С16 - 0,1 мкФ
С17 - 0,1 мкФ
С18 - 0,1 мкФ
С19 - 0,1 мкФ
С20 - 0,1 мкФ
С21 - 68 мкФ х 16 В
С22 - 10 пФ
С23 - 0,1 мкФ
С24 -
С25 - 0,1 мкФ
С26 - 0,1 мкФ
С27 - 0,1 мкФ
С28 - 0,1 мкФ
С29 - 0,1 мкФ
С30 - 0,1 мкФ
С31 - 0,1 мкФ
С32 - 0,1 мкФ
С33 - 0,1 мкФ
С34 - 0,1 мкФ
С35 - 0,1 мкФ
С36 - 0,1 мкФ
С37 - 0,1 мкФ
С38 - 0,1 мкФ
С39 - 0,1 мкФ
С40 - 0,1 мкФ
С41 - 0,1 мкФ
С42 - 0,1 мкФ
С43 - 0,1 мкФ
С44 - 0,1 мкФ
С45 - 0,1 мкФ
С46 - 10 мкФ х 16 В
С47 - 0,1 мкФ
С48 - 0,1 мкФ
С49 - 0,1 мкФ
С50 - 0,1 мкФ
С51 - 10 мкФ х 16 В
С52 - 0,1 мкФ
С53 - 0,1 мкФ
С54 - 0,1 мкФ
С55 - 0,1 мкФ
С56 - 0,1 мкФ
С57 - 0,1 мкФ
С58 - 0,1 мкФ
С59 - 0,1 мкФ
С60 - 0,1 мкФ

Общий список разъёмов:

Х1 - РП15-23ГВФВ, розетка.

Х2 - ОНЦ-ВГ-2-3/16Р, розетка.

Х3 - ОНЦ-ВГ-2-3/16Р, розетка.

Ответная часть, это ОНЦ-ВГ-4-5/16В (вилка)  на кабель.

Х4 - РГ1Н-1-5П, розетка.

X5 - DIP16 (SCS-16) панелька, розетка.

Х6 - ГРПМ1-31ГП2-В (ГРПМШ1-31ГП2-В), розетка.

Х7 - 1 шт. штырёк.

Просто штырёк, например, от материнской платы с небольшим квадратным основанием из пластмассы в основании. Думаю тут всё и так понятно.

Х8a - Х8f - ГРПМ1-61ГП2-В (ГРПМШ1-61ГП2-В), розетка.

Х9 - РП15-23ГВФВ, розетка.

Х10 -


Последний раз редактировалось: Viktor2312 (Ср Сен 23 2015, 15:56), всего редактировалось 1 раз(а)
avatar
Viktor2312
Гуру+

Сообщения : 11000
Дата регистрации : 2012-08-10
Возраст : 39
Откуда : Пятигорск

Посмотреть профиль

Вернуться к началу Перейти вниз

Re: АТХ__МКГД_ver_1.0 ПЭВМ "ИРИША-АТХ"

Сообщение  Viktor2312 в Вт Мар 24 2015, 13:27

Ещё немного инфы:

Модуль контроллера графического дисплея (МКГД) является вторым основным модулем ПЭВМ "ИРИША", "ИРИША-Л", "ИРИША-М" и "ИРИША-АТХ". Он предназначен для вывода графической информации на чёрно-белый или цветной телевизионный монитор, в качестве которого может быть использован доработанный обычный телевизор. Кроме того, модуль выполняет ещё одну важную в ПЭВМ функцию: он включает в себя основное ОЗУ.

Модуль вырабатывает полный телевизионный сигнал, который может быть непосредственно подан на вход стандартного чёрно-белого монитора, например "Электроника МС6105". Возможно также подключение специальных мониторов, не имеющих селектора синхроимпульсов. Для них модуль вырабатывает раздельные сигналы кадровой и строчной синхронизации. Параметры видеосигнала, такие как частоты для синхронизации строчной и кадровой развёрток, выбраны с учётом сохранения технических характеристик применяемых телевизоров. Например, для получения устойчивого изображения и качества сведения лучей в цветных ЭЛТ телевизорах необходимо поддерживать частоту строчной развёртки близкой к стандартной, равной 15625 Гц. Для формирования цветного изображения модуль вырабатывает, кроме полного видеосигнала, сигналы R, G, B, управляющие интенсивностью каждого из первичных цветов. Амплитуда выходных сигналов модуля "Видео" и R, G, B на нагрузке 75 Ом составляет около 1 В, уровни отдельных сигналов синхроимпульсов соответствуют выходным сигналам стандартных ТТЛ-схем.

МКГД может работать в трёх основных режимах:
Режим1: монохромном среднего разрешения;
Режим2: цветном среднего разрешения;
Режим3: монохромном высокого разрешения.

В первых двух режимах изображение формируется на матрице, состоящей из 320 точек по горизонтали и 200 точек по вертикали. В монохромном режиме высокого разрешения размер рабочего поля составляет 640 х 200 точек соответственно.

Кроме перечисленных режимов возможна также работа модуля с "погашенным экраном", когда чтение видеопамяти для регенерации изображения не производится. Данный режим позволяет повысить быстродействие, при необходимости.

На данный момент разрабатывается плата АТХ_МКГД (АТХ_МКГД_ver_1.0).

Пока она готова на 32,07% и выглядит вот так вот:


АТХ_МКГД_ver_1.0

По состоянию на данный момент, готова на 58,73% и выглядит вот так вот:


АТХ_МКГД_ver_1.0


Последний раз редактировалось: Viktor2312 (Ср Сен 23 2015, 15:57), всего редактировалось 1 раз(а)
avatar
Viktor2312
Гуру+

Сообщения : 11000
Дата регистрации : 2012-08-10
Возраст : 39
Откуда : Пятигорск

Посмотреть профиль

Вернуться к началу Перейти вниз

Re: АТХ__МКГД_ver_1.0 ПЭВМ "ИРИША-АТХ"

Сообщение  Viktor2312 в Вт Мар 24 2015, 13:28

Ещё немного информации:

Запчасти модуля АТХ_МКГД_ver_1.0

Список микросхем.
Код:

D1 - К589АП16
D2 - К589АП16
D3 - К555ЛА9
D4 - К555ИД7
D5 - К555ЛА1
D6 - К556РТ4 ("прошивка" SA)
D7 - К555ТЛ2
D8 - К555ИР16
D9 - К555ИР16
D10 - К555ЛЕ1
D11 - К155ЛА7
D12 - К565РУ5Д (КР565РУ5Г)
D13 - К565РУ5Д (КР565РУ5Г)
D14 - К565РУ5Д (КР565РУ5Г)
D15 - К565РУ5Д (КР565РУ5Г)
D16 - К565РУ5Д (КР565РУ5Г)
D17 - К565РУ5Д (КР565РУ5Г)
D18 - К565РУ5Д (КР565РУ5Г)
D19 - К565РУ5Д (КР565РУ5Г)
D20 - К555ЛП5
D21 - К555ТМ2
D22 - К555ТМ2
D23 - К555ИЕ7
D24 - К555ИЕ7
D25 - К555ИЕ7
D26 - К555ИЕ7
D27 - К555ИР16
D28 - К555ТМ8
D29 - К555КП2
D30 - К555КП2
D31 - К555КП2
D32 - К555КП2
D33 - К155ИР13
D34 - К565РТ5 ("прошивка" VP)
D35 - К555ТМ8
D36 - К555ТМ8
D37 - К531ЛА3П (КР531ЛА3)
D38 - К531ТВ10П (КР531ТВ10)
D39 - К555ТМ8
D40 - К555ТМ8
D41 - К555ТМ8
D42 - К531ЛА1П (КР531ЛА1)
D43 - К531ЛА3П (КР531ЛА3)
D44 - К531КП2
D45 - К555ТМ8
D46 - К555ЛИ1
D47 - К531ЛА1П (КР531ЛА1)
D48 - К531ЛА3П (КР531ЛА3)
D49 - К555ИЕ7
D50 - К555ИЕ7
D51 - К555ИЕ7
D52 - К555ИЕ7
D53 - К555ИЕ7
D54 - К531ИР18П (КР531ИР18)
D55 - К556РТ4 ("прошивка" HC)
D56 - К556РТ4 ("прошивка" VC)
D57 - К556РТ4 ("прошивка" CC)
D58 - К531ИР19П (КР531ИР19)
D59 - К555ТМ2
Замена на импортные аналоги, не гарантирует работоспособность платы и крайне не желательна.

.
Продолжение следует, пока в процессе разработки...


Последний раз редактировалось: Viktor2312 (Ср Сен 23 2015, 15:58), всего редактировалось 1 раз(а)
avatar
Viktor2312
Гуру+

Сообщения : 11000
Дата регистрации : 2012-08-10
Возраст : 39
Откуда : Пятигорск

Посмотреть профиль

Вернуться к началу Перейти вниз

Re: АТХ__МКГД_ver_1.0 ПЭВМ "ИРИША-АТХ"

Сообщение  Viktor2312 в Вт Мар 24 2015, 13:28

ещё немного:

По поводу плат БППН и БИПН.
Их можно использовать от ПЭВМ "ИРИША-М" без каких либо изменений.

Плата БППН_ver_1.0 от ПЭВМ "ИРИША-М" будет использоваться и в ПЭВМ "ИРИША-АТХ", то есть она не будет заново разрабатываться.

А плата БИПН, будет разрабатываться новая, так как плата БИПН_ver_1.0 содержит ошибки. По сути это будет та же плата, но в ней будут устранены допущенные ошибки, и естественно её можно будет использовать совместно с ПЭВМ "ИРИША", "ИРИША-Л", "ИРИША-М", "ИРИША-АТХ".

На данный момент отдельная платка БППН специально для ПЭВМ "ИРИША_АТХ" уже собрана:


003_БППН_ver_1.0

Пульт наладки состоит из двух печатных плат:

1. Блок подключения пульта наладки;
2. Блок индикации пульта наладки.


Пульт наладки, внешний вид которого приведён на рис. 6.1, использует принцип динамической индикации. Все входные сигналы вначале мультиплексируются до тетрад данных, которые затем поступают на 7-сегментные индикаторы, отображающие соответствующий шестнадцатеричный код. Конструктивно пульт отладки состоит из двух, вышеназванных, частей.


На данный момент разработана печатная плата блока подключения пульта наладки. Она имеет название БППН и версию 1.0 (БППН_ver1.0)

Электрическая принципиальная схема БППН:

Схема_БППН


Выглядит она следующим образом:


Вид со стороны установки деталей М1.

БППН_ver1.0_M1

Вид со стороны запайки деталей М2.

БППН_ver1.0_M2

Расположение элементов на плате К1 и В1.

БППН_ver1.0_К1_В1

Для соединения разъёма Х2 на плате БППН (блок подключения пульта наладки) и разёма Х5 на плате МП (модуля процессора), необходимо изготовить кабель нужной длины на концах которого "обжать" разъёмы DIP-16 (на кабель).
Выглядит он, вот так:

DIP16 (на шлейф)

Печатная плата, вид со стороны установки деталей:


Печатная плата, вид со стороны запайки деталей деталей:



БППН_ver1.0


Последний раз редактировалось: Viktor2312 (Ср Сен 23 2015, 15:59), всего редактировалось 1 раз(а)
avatar
Viktor2312
Гуру+

Сообщения : 11000
Дата регистрации : 2012-08-10
Возраст : 39
Откуда : Пятигорск

Посмотреть профиль

Вернуться к началу Перейти вниз

Re: АТХ__МКГД_ver_1.0 ПЭВМ "ИРИША-АТХ"

Сообщение  Viktor2312 в Вт Мар 24 2015, 13:29

ещё:


Блок подключения.

Блок подключения (БППН) устанавливается в модуль процессора (МП) и подключается непосредственно к его локальной магистрали через технологические разъёма Х5, Х6. Такое подключение не нарушает её нормальной работы, например из-за большой ёмкости соединительного кабеля при подключении блока через кабель. Блок подключения содержит интегральные схемы (ИС) входных мультиплексоров D1 - D4, D6 и D7 (рис. 6.2) сигналов локальной магистрали. Выходные сигналы Y1 - Y4 передаются через разъём Х3 по соединительному кабелю во вторую часть пульта - выносной блок индикации; в нём находится собственно схема индикации. Длина соединительного кабеля (около 0,5м) на работу процессора не влияет, её выбирают исходя из удобства расположения блока индикации относительно ПЭВМ.
Конструктивно блок подключения выполнен на двухсторонней печатной плате с впаянным в неё разъёмом Х1 (ГРПМ1-31ШУ2-В). Кроме сигналов Y1 - Y4 по соединительному кабелю передаются в блок индикации так же сигнал опорной частоты Fоп (3,47 кГц от делителя частоты на ИС D5.1, D5.2 и D8.2) для схемы динамической индикации и питание +5В. Управление блоком подключения производится сигналами от блока индикации: LD (инверсный) - фиксирует в микросхемах мультиплексоров входную информацию от локальной магистрали модуля процессора (МП), сигналы С0 - С2 управляют работой мультиплексоров, а сигнал RUN/ST с помощью триггера в ИС D8.1 управляет режимом работы (нормальная работа или проход программы по шагам).

Список деталей для БППН:


D1 - К555КП13
D2 - К555КП13
D3 - К555КП13
D4 - К555КП13
D5 - К561ИЕ10
D6 - К555КП2
D7 - К555КП2
D8 - К555ТМ2
D9 - К555ЛА3

С1 - 0,1мкФ
С2 - 0,1мкФ
С3 - 10мкФ х 16В

R1 - 3,6 кОм МЛТ-0,25(Россия) или С1-4(Китай)

Х1 - ГРПМ1-31ШУ2-В

Х2 - SCS-16 (DIP-16) или РС-16-7

Х3 - IDC-14MS


Последний раз редактировалось: Viktor2312 (Ср Сен 23 2015, 16:00), всего редактировалось 1 раз(а)
avatar
Viktor2312
Гуру+

Сообщения : 11000
Дата регистрации : 2012-08-10
Возраст : 39
Откуда : Пятигорск

Посмотреть профиль

Вернуться к началу Перейти вниз

Re: АТХ__МКГД_ver_1.0 ПЭВМ "ИРИША-АТХ"

Сообщение  Viktor2312 в Вт Мар 24 2015, 13:29

Ещё немного информации:

В этом посте и следующем собрана информация касающаяся модуля АТХ_МДПЗУ_ver_1.0

* Первое замечание. Применять микросхемы К573РФ4(А, Б) и К573РФ41...44, нельзя, так как у них не совпадает цоколёвка и требуется дополнительное напряжение питания +12 В, подаётся на вывод 26. Можно применять только КС573РФ4(А, Б) и К573РФ6(А, Б). При применении микросхем ПЗУ ёмкостью (8Кб х 8 ).

* Вывод 2 микросхемы D1 должен соединяться с +5 В (см. рис. 12.8 в красной книге).

Не нравится мне схема выбора адреса на рис. 12.8. Как видно из неё нельзя установить 4 микросхемы по 8 Кб, точнее установить можно, но выбрать можно будет только D6 и D8, это 0-8к и 8-16к установив перемычки для сигнала /CS1 и /CS3 сигналы, а остальные уже будут в другом адресном пространстве, или вообще с дырами.
Поэтому я этот модуль переделаю, чтобы можно было поставить 4-ре микросхемы по 8 Кб и они были расположены подряд одна за другой, 0...8 - /CS1, 8...16 - /CS2, 16...24 - /CS3, 24...32 - /CS4 Кб, это для применения КС573РФ4(А, Б), К573РФ6(А, Б), так же при применении половинок РФ8 (К(М, С)573РФ81(А, Б) и К(М, С)573РФ82(А, Б), чтобы можно было установить их с подряд идущим адресным пространством 0...8, 8...16 - /CS1, 16...24, 24...32 - /CS2, 32...40, 40...48 - /CS3, 48...56, 56...64 - /CS4.  И для применения непосредственно К573РФ7, К(М, С)573РФ8(А, Б, В), устанавливаются в позиции D6 и D9 управляются соответственно сигналами /CS1 и /CS4. 0...8, 8...16, 16...24, 24...32 - /CS1; 32...40, 40...48, 48...56, 56...64 - /CS4.
Так же немного усложнится перемычка на сигнале A14, он либо непосредственно будет подаваться на микросхему, если она имеет ёмкость 32 Кб, в первом положении перемычки, на +5 В, если микросхема имеет ёмкость 16 или 8 Кб, во втором положении и на общий провод, при применении микросхем ёмкостью 16 Кб, таких как К(М, С)573РФ81(А, Б). Так же добавится перемычка на сигнал A13, для 16 и 32 Кб она соединяется с А13, для 8 Кб с +5 В.

Ну и естественно сами перемычки нельзя такими оставлять, так как если перемычка не установлена, то входной вывод микросхемы остаётся висеть в воздухе никуда не подключённым, и может принять неопределённое состояние, если лог. 1, то не страшно, а вот если лог. 0, то это уже нарушит нормальную работу, поэтому перемычки будут на два положения в одном выбирается адресное пространство, во втором если оно не нужно, будет соединяться с +5 В, через ограничительный резистор.

Ну вот, схема была переработана, устранены ошибки, а то там в книге жесть, то 14 вывод ПЗУ-шек оказывался шиной данных, хотя это общий провод, то вход разрешения счёта посажен на землю, то есть счёт по определению запрещён, то ещё всякие мелочи, не гарантирующие надёжную и стабильную работу.
Ниже приведена электрическая принципиальная схема данного модуля, по которой и будет разрабатываться печатная плата (АТХ_МДПЗУ_ver_1.0).


Схема_МДПЗУ_ver_1.0


Закончил разработку печатной платы, данного модуля, ver_1.0, как появится денежка буду заказывать, себе не менее 2 шт.
Плата предназначена только для ПЭВМ "ИРИША-АТХ" и устанавливается вертикально - под прямым углом к основной плате (ОП), в разъём Х6 на ОП.

Если есть желающие иметь себе такую плату, говорите сейчас, чтобы я учёл количество необходимое при заказе, дата когда буду заказывать пока не известна.

Внешний вид платы из программы Sprint Layout 5.0:



АТХ_МДПЗУ_ver_1.0


Последний раз редактировалось: Viktor2312 (Ср Сен 23 2015, 16:06), всего редактировалось 1 раз(а)
avatar
Viktor2312
Гуру+

Сообщения : 11000
Дата регистрации : 2012-08-10
Возраст : 39
Откуда : Пятигорск

Посмотреть профиль

Вернуться к началу Перейти вниз

Re: АТХ__МКГД_ver_1.0 ПЭВМ "ИРИША-АТХ"

Сообщение  Viktor2312 в Вт Мар 24 2015, 13:30

ещё:

Список запчастей пишет:

Х1 - ГРПМ1-31ШУ2-В (ГРПМШ1-31ШУ2-В)
Х2 - IDC16M

R1 - 4,7К (С1-4 или МЛТ-0125)
R2 - 1К (С1-4 или МЛТ-0125)

С1 - 0,1 мкФ
С2 - 0,1 мкФ
С3 - 0,1 мкФ
С4 - 0,1 мкФ
С5 - 0,1 мкФ
С6 - 0,1 мкФ
С7 - 0,1 мкФ
С8 - 0,1 мкФ
С9 - 0,1 мкФ
С10 - 0,1 мкФ
С11 - 0,1 мкФ
С12 - 0,1 мкФ
С13 - 47 мкФ х 16 В
С14 - 0,01 мкФ

D1 - К561ИЕ10
D2 - К561ИЕ10
D3 - К555ЛН1
D4 - К555ЛИ1
D5 - К555ИД7
D6 - ПЗУ (КС573РФ4, К573РФ6, К573РФ7, К573РФ8, К573РФ81, К573РФ82)
D7 - ПЗУ (КС573РФ4, К573РФ6, К573РФ7, К573РФ8, К573РФ81, К573РФ82)
D8 - ПЗУ (КС573РФ4, К573РФ6, К573РФ7, К573РФ8, К573РФ81, К573РФ82)
D9 - ПЗУ (КС573РФ4, К573РФ6, К573РФ7, К573РФ8, К573РФ81, К573РФ82)
D10 - К555ЛИ6
D11 - К555ИР22
D12 - К555ЛИ3


Описание.

Установка дополнительного модуля АТХ_МДПЗУ_ver_1.0 позволяет иметь в качестве резидентных некоторые, наиболее часто используемые программы, такие, как, например, интерпретатор языка БЭЙСИК или набор часто используемых прикладных программ. При наличии в ПЭВМ "ИРИША-АТХ" платы АТХ_МДПЗУ_ver_1.0 в стартовое меню автоматически включается вариант продолжения загрузки из микросхем ПЗУ этой платы. Описываемая плата подключается через технологические разъёмы основной платы (АТХ_ОП_ver_х.0) к её локальной магистрали. Она позволяет расширить объём хранимых программ в ПЗУ, до 32 или 64 Кбайт. Информация из такого ПЗУ считывается через резервированный адрес 14Н в область адресов ввода-вывода основной платы. Плата расширения имеет свой внутренний счётчик адресов для последовательной выборки информации и построен на микросхемах D1 и D2. Многократное повторение операции чтения данных и адреса 14Н позволяет побайтно перенести информацию, записанную в ПЗУ, в память машины. Выполнение операции записи по этому адресу приводит к обнулению счётчика адреса платы.

Для работы с модулем АТХ_МДПЗУ_ver_1.0 в состав программ, записанных в ПЗУ BOOTM, входит специальная подпрограмма.

Пользователь имеет возможность напрямую из своих программ обращаться к программе вызова файлов из дополнительного ПЗУ. Для этого после соответствующего переключения карт памяти необходимо передать управление по адресу 0058Н, после чего на экран будет выдан список файлов ПЗУ и можно будет произвести выбор и запуск в работу одного из них.
avatar
Viktor2312
Гуру+

Сообщения : 11000
Дата регистрации : 2012-08-10
Возраст : 39
Откуда : Пятигорск

Посмотреть профиль

Вернуться к началу Перейти вниз

Re: АТХ__МКГД_ver_1.0 ПЭВМ "ИРИША-АТХ"

Сообщение  Viktor2312 в Ср Сен 23 2015, 16:15

Модуль процессора (МП) является одним из основных модулей ПЭВМ "Ириша-М". В ПЭВМ "ИРИША-АТХ" располагается на основной плате. Он не имеет собственного ОЗУ и устройства для отображения информации, поэтому для его работы необходим, как минимум, модуль контроллера графического дисплея (МКГД), совмещённого с ОЗУ. Взаимодействие модулей осуществляется через системную магистраль. В модуле процессора (МП) находится собственно процессор КР580ВМ80А, являющийся "сердцем" модуля процессора.

А также средства для взаимодействия его с системной магистралью, ПЗУ ёмкостью 8...16 Кбайт, интерфейс клавиатуры, универсальный параллельный интерфейс, последовательный интерфейс для работы с локальной сетью, синтезатор звука и двухканальный игровой адаптер. Принципиальная электрическая схема модуля процессора (МП) приведена на рис. 4 и рис. 5.






Рассмотрим структуру модуля процессора более подробно. Его функциональная схема показана на рис. 6.


Функциональная схема модуля процессора.

Модуль процессора имеет свою локальную магистраль, через которую происходит обмен информацией между отдельными узлами, расположенными на его плате. Локальная магистраль образована из сигналов, вырабатываемых микропроцессором (КР580ВМ80А). Они буферизованы по шине данных усилителями в составе БИС системного контроллера (D30), а по шине адреса - микросхемами D27 - D29 (К155ЛП10). Введение в схему буферных усилителей позволяет подключать непосредственно к локальной магистрали, сверх основных схем, расположенных на плате, ряд дополнительных устройств. Они подключаются через технологические разъёмы Х5 типа DIP16 и Х6 типа ГРПМ1-31ГП2-В, на которые выведены сигналы локальной магистрали и ряд внутренних сигналов управления. Локальная магистраль отделена от системной буферными усилителями с тремя состояниями на выходе (D38, D39, D40.2, D41.1, D42 - D44). Это позволяет, при необходимости, отключать модуль процессора от системной магистрали.

Узел процессора.

Основу узла процессора составляет микропроцессор КР580ВМ80А (D26) со схемами обрамления КР580ГФ24 (D21 - тактовый генератор) и КР580ВК28 (D30 - системный контроллер). Микропроцессор работает с тактовой частотой 1,7777 МГц, получаемой в тактовом генераторе из опорной частоты ПЭВМ 16 МГц, стабилизированной кварцевым резонатором (КР1). Сигналы опорной (CLC) - от D40.1 и тактовой частоты (CLCФ2) - от D41.2 процессора используются другими модулями, подключаемыми к системной магистрали. В частности, частота 16 МГц необходима для работы модулей графического контроллера и контроллера накопителя на гибких магнитных дисках (КНГМД). Узел процессора, кроме сигналов синхронизации IOR, IOW, MR, MW, вырабатываемых системным контроллером, формирует сигналы выборки памяти или устройств ввода/вывода IO/M (D31, D32.1), чтения/записи R/W (D31, D41.1), строба обмена TE (D16.1, D16.2, D40.2). Последние три сигнала необходимы для работы с системной магистралью. Кроме того, в состав узла входит схема формирования сигнала подтверждения захвата магистрали BUSEN (D32.2, D18.6, D41.2).

Для синхронизации обмена информацией между узлом процессора, внешними устройствами и памятью используется сигнал готовности RD, который поступает в микропроцессор (вывод 23) через ИС тактового генератора. В отсутствии этого сигнала микропроцессор ожидает завершения операции обмена необходимое число тактов. Сигнал готовности READY используется для организации режима асинхронного обмена по системной магистрали, откуда он поступает в микропроцессор через ИС D36.3, D4.2, D20.4, D21, и для пошагового исполнения команд во время наладки и ремонта. В этом случае он поступает в микропроцессор от разъёма Х5 (сигнал STEP) через элементы D4.2, D20.4, D21 или от разъёма Х7 (сигнал NOTRD) через D4.2, D20.4, D21. Возможны два варианта исполнения программ по шагам: первый, когда останов происходит на каждом шаге программы (в этом случае используется сигнал STEP от разъёма Х5), во втором останов происходит на каждом цикле обращения к системной магистрали. В этом случае используется сигнал NOTRD от разъёма Х7. Внутренние устройства модуля, включая ПЗУ, работают с микропроцессором синхронно без использования сигнала их готовности, что позволяет в значительной степени компенсировать неудобства, возникающие из-за неопределённого времени исполнения команд при асинхронном способе обмена. При обращении к внутренним узлам модуля вырабатывается сигнал IDS (НД1, D19), который используется при формировании сигнала RD (D20.3, D20.4, D21) для микропроцессора. Сигнал IDS (D32.4) используется также для отключения схем модуля процессора от системной магистрали на время, когда она ему не нужна. (На схеме сигнал IDS ошибочно изображён не инверсным).

Модуль процессора имеет возможность работать без взаимодействия с системной магистралью ПЭВМ. Освобождение магистрали производится процессором по получении сигнала требования на захват BUSRQ с соответствующей линии системной магистрали через ИС D18.4, D17.1. На аппаратном уровне без вмешательства программы генерируется сигнал подтверждения захвата магистрали BUSEN из сигнала HLDA микропроцессора схемой на элементах D32.2, D18.6, D41.2. Такой способ захвата эффективен, когда устройство, требующее магистраль, занимает её на короткое время. Когда требуется освобождение на значительный промежуток времени и необходимо, чтобы модуль процессора продолжал работу со своими аппаратными средствами (например, реагировал на коды, получаемые от клавиатуры), полезным оказывается отключение по команде установки логической единицы на выходе PC4 порта С БИС ППА. Сигнал BUSRQ в таком режиме не влияет на работу микропроцессора (через элемент D18.2 блокируется триггер D17.1, вырабатывающий сигнал HOLD для микропроцессора), а магистраль отключена элементом D32.3. Сигнал BUSRQ в этом случае может быть проанализирован программно будучи принятым через мультиплексор D6 и порт в БИС ППА (D11).

При выполнении операции "Сброс" за счёт того, что все порты БИС ППА переводятся в режим ввода информации, на выводе PC4 устанавливается высокий уровень , что, в свою очередь, приводит к отключению модуля от системной магистрали элементом D32.2. Таким образом, при старте модуль работает автономно (без связи с системной магистралью) до момента передачи соответствующей команды в БИС ППА.


Схема узла прерываний.

В модуле процессора реализована 8-уровневая система прерываний. Аппаратно она базируется на БИС контроллера прерываний КП - КР580ВН59 (D45) (рис. 7.). Из восьми входов запроса прерываний три, с наиболее высоким приоритетом, используются от схем внутри модуля, остальные пять поступают с соответствующих линий системной магистрали ( сигналы INT1 и I2 - I5 через элементы D18.3 и D36). Наивысшим приоритетом обладает сигнал прерывания ITIMER, вырабатываемый БИС программируемого таймера ПТ - КР580ВИ53 (D25). Он используется для организации работы программ, требующих привязки к реальному масштабу времени. Сигналы прерывания IKBD от ИС D37 и IUART от ИС D9 сообщают процессору о том, что от клавиатуры или по каналу последовательного интерфейса принят байт информации и требуется его обработка.

Схема управления адресами памяти.

Модуль процессора позволяет работать с устройствами внутренней и внешней памяти, общий объём которой превышает 64 Кбайт, непосредственно адресуемой микропроцессором. Для управления расширенной памятью в состав внутренних устройств модуля включён двухбитный регистр, организованный как часть порта С БИС (D11) программируемого периферийного адаптера (ППА) КР580ВВ55 (см. рис. 8.).


Выходные сигналы этого регистра PC2, PC3 и три старших разряда адресной шины микропроцессора (А13 - А15) поступают на входы ПЗУ (D22) преобразователя адресов. Выходная информация ПЗУ используется для формирования 18-разрядного адреса в системной магистрали и для управления включением внутренних ПЗУ (D33, D34). Использование ПЗУ типа К155РЕ3 позволяет иметь четыре различные карты распределения памяти при минимальном размере сегмента 16 Кбайт. Минимальный размер сегмента внутреннего ПЗУ - 8 Кбайт. На физическом уровне такой узел позволяет адресовать 256 Кбайт памяти, однако реально из-за необходимости организации областей связи между частями программы этот объём несколько меньше. Кодировка ПЗУ управления памятью (К155РЕ3) определяется требованиями программного обеспечения.
avatar
Viktor2312
Гуру+

Сообщения : 11000
Дата регистрации : 2012-08-10
Возраст : 39
Откуда : Пятигорск

Посмотреть профиль

Вернуться к началу Перейти вниз

Re: АТХ__МКГД_ver_1.0 ПЭВМ "ИРИША-АТХ"

Сообщение  Viktor2312 в Ср Сен 23 2015, 16:18

При начальном старте, а также при получении сигнала RESET с помощью схемы начального пуска (D14) принудительно включается нулевая карта распределения памяти. Порт С БИС ППА при этом включается на ввод информации и сигналы PC2 и PC3 удерживаются низким уровнем с помощью элементов с открытым коллектором D14.3 и D14.4 путём подачи логической единицы на их входы от триггера, образованного элементами D14.1 и D14.2. Триггер удерживает логическую единицу до момента первой записи в БИС ППА, которая обычно производится при инициализации ПЭВМ, при этом вырабатывается строб (сигнал PIOS), сбрасывающий этот триггер, и выходы PC2 и PC3 БИС ППА освобождаются. Общее требование к ПЗУ управления памятью состоит в том, чтобы при включении ПЭВМ в начальных адресах памяти находилось внутреннее ПЗУ модуля, содержащее программы начального старта.

Внутреннее ПЗУ.

Модуль процессора имеет две розетки для установки микросхем ПЗУ (D33, D34). Схема этого узла выполнена таким образом, что позволяет монтировать микросхемы различной информационной ёмкости. Для применения РППЗУ типа К573РФ4 необходимо применять 28-ми контактные розетки. Минимальный комплект состоит из двух микросхем РППЗУ типа К573РФ2 или К573РФ5 ёмкостью 2 Кбайт. Дальнейшее наращивание объёма ПЗУ может производиться заменой на микросхемы типа К573РФ41, К573РФ4 или К573РФ6.

     На плате модуля процессора имеются специальные перемычки П1 и П2, с помощью которых назначается тип используемых в каждой розетке РППЗУ. Смысл коммутации их состоит в том, чтобы обеспечить подключение к выводу 23 розетки уровня логической еденицы в случае применения микросхем типа К573РФ2 или К573РФ5 (для них этот вывод является входом VPP) или сигнала А11 для К573РФ4.

Внутренние периферийные узлы.

Периферийные узлы, расположенные на плате модуля процессора,обеспечивают функционирование ПЭВМ в минимальном комплекте. Большинство узлов выполнено на базе БИС микропроцессорного комплекта МПК КР580. В таблице 1 приведены адреса внутренних устройств модуля с кратким описанием их назначения. Дешифрация сигналов выборки для БИС, применяемых во внутренних периферийных узлах, производится с помощью микросхем D23 (сигналы KUS, TS, ICS, PIOS) и D20.1, D20.2, D24.4 (сигналы USARTS и KBDS). Сигналы DS1 - DS3 зарезервированы для дальнейших расширений модуля, но, при необходимости, они могут быть использованы пользователем для своих задач.

Адреса внутренних устройств модуля процессора. Таблица 1.

Описание работы узлов модуля процессора полезно начать с функций БИС ППА КР580ВВ55,поскольку эта микросхема используется в работе многих из них (рис. 10). БИС ППА состоит из трёх регистров - портов, которые могут работать как на ввод, так и на вывод информации.

Функции БИС КР580ВВ55 в модуле процессора. Рис. 10.

В данной конкретной реализации порт А может использоваться как для ввода, так и для вывода данных, порт В - только для ввода, а порт С - только для вывода. Выходы порта С используются для управления работой внутренних схем модуля. БИС ППА имеет возможность изменять состояние отдельных выводов порта С при помощи специальных команд, передаваемых в регистр управления. На входе порта В для расширения возможностей по объёму вводимой информации установлен мультиплексор на осноме ИС К555КП13 (D5, D6), одновременно выполняющий функции входного буфера и защёлки на время ввода. Управление мультиплексором осуществляется выходным сигналом PC7 порта С ППА через инвертор D2.3. Назначение и функции входов и выходов ППА приведены в таблице 2.

Функции входов и выходов БИС ППА КР580ВВ55. Таблица 2.

Интерфейс клавиатуры.


Алфавитно-цифровая клавиатура подключается к модулю процессора через разъём Х9. Восемь информационных сигналов (КВ0 - КВ7) поступают на входы приёмного регистра, выполненного на ИС К589ИР12 (D37). При нажатии на клавишу клавиатура вырабатывает код, стробируемый сигналом STB (активный низкий уровень), рис. 11. По фронту сигнала STB от элемента D7.1 взводится внутренний тригер прерывания приёмного регистра в ИС D37, устанавливается сигнал готовности и прерывания IKBD (D8.4), с помощью которого указывается, что во входном регистре находится код принятого символа. Таким образом, заполнение приёмного регистра контролируется анализом сигнала прерывания через БИС контроллера прерывания (D45) или бита D7 байта состояния, считываемого из порта В БИС ППА (канал В входного мультиплексора D6).


Интерфейс клавиатуры. Рис. 11.

После считывания из регистра принятого символа сигнал IKBD сбрасывается и схема готова к приёму нового кода. Кроме того, узел вырабатывает сигнал IBF, который передаётся назад в клавиатуру и указывает ей, что входной буфер модуля заполнен и новый код не может быть принят. После считывания кода из приёмного регистра снимается также и сигнал вырабатывает сигнал IBF (D8.3, D8.4), указывающий клавиатуре о возможности передачи в микропроцессор следующего кода. Кроме указанных сигналов клавиатура должна вырабатывать потенциальный сигнал RES (активный низкий уровень), из которого формируется сигнал RESET (D7.2, D7.3) для внутренних схем модуля и сигнал RESET (D8.5) - для внешней магистрали. Схема составленная из элементов VD12, R38, C21, обеспечивает получение сигнала RESET при включении питания.

Интерфейс допускает подключение к ПЭВМ "Ириша-М" пока трёх клавиатур, две из них будут описаны здесь, а также выпускавшуюся серийно советской промышленностью, но к сожалению давно снятой с производства из-за развала Советского Союза, клавиатуру 15ВВВ-97-006.

Первые две клавиатуры отличаются принципом работы, в первом варианте клавиатура вырабатывает код символа (кодировка КОИ-8 ) на каждое нажатие клавиши, во втором - вместо кода символа передаётся 10 байт информации о состоянии всего поля клавиш, а коды символов получаются в результате программной обработки полученной информации. При включении ПЭВМ стартовая программа проверяет состояние сигнала EX1 и настраивает программу обслуживания клавиатуры на соответствующий вариант.

Последовательный интерфейс.


Последовательный интерфейс (рис. 12) предназначен для организации межмашинной связи, подключения стандартных дисплейных устройств и для работы с магнитофоном, используемым для записи программ и данных. Интерфейс имеет два канала обмена. Канал 1 построен на базе БИС КР580ВВ51 (D9). Канал 2 реализуется программно: по выводу - за счёт манипуляций с выходом РА7 порта А БИС ППА (D11) через буферный элемент D12 (сигнал DP7), а по вводу - обработкой сигнала SIOS поступающего через мультиплексор D5 на вход PB3 порта В в БИС ППА. Сигналы DP7 и SIOS канала 2 и сигналы канала 1 после соответствующей буферизации с помощью микросхем D7.4 - D7.6, D8.1, D8.2, и D10.1 - D10.4 выведены на общий разъём последовательного интерфейса Х4 (см. рис. 4) типа РГ1Н-1-5. Входные и выходные сигналы на этом разъёме соответствуют стандартным ТТЛ-уровням. Между выходом последовательного интерфейса модуля и конкретным используемым устройством должен быть включён промежуточный адаптер. Обычно такой адаптер состоит из двух-трёх микросхем буферных усилителей. При организации локальной сети схема адаптера монтируется в разъёмах кабелей для соединения машин. Использование вынесенных из модуля промежуточных адаптеров позволяет учитывать специфику работы подключаемых к этому каналу устройств. В минимальной конфигурации ПЭВМ к разъёму последовательного интерфейса подключается адаптер для работы с магнитофоном.

Скорость обмена в 1 канале задаётся путём программирования БИС КР580ВВ51 и канала 0 БИС КР580ВИ53. Этот канал используется в качестве программируемого делителя частоты и из тактовой частоты Ф2TTL, равной 1,7777 МГц, вырабатывает необходимую частоту для каналов приёмника и передатчика БИС КР580ВВ51. Для задания максимальной скорости обмена, равной 9600 бод (бит/с) при программировании БИС КР580ВВ51 в режиме входной частотной синхронизации приёмника и передатчика, в 16 раз большей скорости обмена, указанный канал программируемого таймера должен работать делителем частоты на 11,57. Поскольку дробные коэффициенты деления задать не возможно, он устанавливается равным 12. Это приводит к отклонению скорости относительно стандартной на 3,7%, что допустимо в асинхронном режиме работы. При более низких скоростях обмена это отклонение ещё меньше.


Канал 2 - менее скоростной. Реально он может поддерживать скорость обмена только до 1200 бод (байт/с). Поскольку все временные соотношения задаются программно, время исполнения команд должно быть строго определённым. Выполнение этого требования возможно только в том случае, если программа записана в системном ПЗУ модуля, которое работает синхронно с микропроцессором. Канал 2 используется для работы с магнитофоном, в нём так же, как и в канале 1, задействована часть БИС КР580ВВ51 (D9). Специальная программа, содержащаяся в системном ПЗУ, позволяет записывать и считывать программы, текстовые файлы и блоки данных.
avatar
Viktor2312
Гуру+

Сообщения : 11000
Дата регистрации : 2012-08-10
Возраст : 39
Откуда : Пятигорск

Посмотреть профиль

Вернуться к началу Перейти вниз

Re: АТХ__МКГД_ver_1.0 ПЭВМ "ИРИША-АТХ"

Сообщение  Viktor2312 в Ср Сен 23 2015, 16:22

МАМ - модуль адаптера магнитофона.

Для ПЭВМ "ИРИША-АТХ" будет изготовлен МАМ в соответствии с рис. 7.8 из красной книги.


Электрическая принципиальная схема МАМ.

Схема_АТХ_МАМ_ver_1.0
avatar
Viktor2312
Гуру+

Сообщения : 11000
Дата регистрации : 2012-08-10
Возраст : 39
Откуда : Пятигорск

Посмотреть профиль

Вернуться к началу Перейти вниз

Re: АТХ__МКГД_ver_1.0 ПЭВМ "ИРИША-АТХ"

Сообщение  Viktor2312 в Ср Сен 23 2015, 16:22

Зарезервировано для описания и списка запчастей модуля АТХ_МАМ_ver_1.0


МАМ - модуль адаптера магнитофона. Для записи и считывания данных и программ с бытового кассетного магнитофона ПЭВМ требует переходного устройства, называемого МАМ. Основной его функцией является преобразование аналогового выходного сигнала магнитофона в цифровой вид при считывании (АЦП) и преобразование цифрового сигнала в аналоговый при записи (ЦАП). Схема такого адаптера, с небольшими изменениями, представлена на рис. 7.8 и она очень проста. Канал считывания состоит из компаратора К554СА3Б с входным фильтром верхних и нижних частот. Сигнал на канал считывания подаётся с линейного выхода магнитофона. Для устойчивой работы требуется, чтобы уровень этого сигнала был не менее 500 мВ (0,5 В). Допускается использование вместо линейного выхода, выхода для подключения внешнего громкоговорителя или наушников. При этом следует иметь в виду, что тогда уровень выходного напряжения зависит от положения движка регулятора громкости и должен быть подобран экспериментально.

Канал записи состоит из буферного усилителя с фильтром верхних частот. Выходной сигнал канала имеет уровень 100...200 мВ (0,1...0,2 В) и может быть подан на линейный вход магнитофона. Используемый вход должен иметь чувствительность, позволяющую записывать сигнал такого уровня без ослабления и искажений. При выполнении операции записи на ленту необходимо опытным путём подобрать уровень записи. Запомните положение движка уровня записи и далее производите запись с этим уровнем. Для магнитофонов имеющих автоматическую установку уровня записи, эта операция не требуется.

При записи и воспроизведении блоков данных может понадобиться некоторый промежуток времени для обработки и подготовки следующего блока. Поскольку это время точно не определено и может иметь значительную величину, то предусмотрен канал управления двигателем лентопротяжного механизма. В некоторых магнитофонах и диктофонах существует возможность управления путём размыкания цепи питания двигателя. В магнитофонах, не имеющих такой возможности, её несложно организовать. Наиболее просто это сделать, разорвав цепь питания электродвигателя и выведя концы разрыва на внешний разъём. Недостаток этого способа состоит в том, что эксплуатация магнитофона отдельно от машины будет возможна только с заглушкой, замыкающей цепь питания электродвигателя. От этого недостатка легко избавиться, установив соответствующий переключатель в магнитофоне.

Для работы с ПЭВМ годится любой бытовой магнитофон, имеющий линейные вход и выход. Желательно, чтобы магнитофон был монофоническим, так как при этом выше устойчивость записи. Слишком большая детонация также отрицательно сказывается на устойчивости работы.

Формирование сигналов для записи на магнитофон и обработка цифрового сигнала после компаратора производится программно. В режиме записи программа, записанная в резидентном ПЗУ, управляет выходом PA7 порта А БИС КР580ВВ55. При этом сигнал /DTR, снимаемый с БИС КР580ВВ51, должен быть установлен активным уровнем. Этот сигнал включает реле, управляющее двигателем магнитофона. Приём информации в машину осуществляется через вход DSR БИС КР580ВВ51. В отсутствие сигнала на этом входе устанавливается напряжение лог. 0. Все временные соотношения при формировании сигнала записи и при обработке входного сигнала задаются временем исполнения команд, поэтому все основные программы работы с магнитофоном записаны в ПЗУ, где такты ожидания отсутствуют и время может быть определено точно.

avatar
Viktor2312
Гуру+

Сообщения : 11000
Дата регистрации : 2012-08-10
Возраст : 39
Откуда : Пятигорск

Посмотреть профиль

Вернуться к началу Перейти вниз

Re: АТХ__МКГД_ver_1.0 ПЭВМ "ИРИША-АТХ"

Сообщение  Viktor2312 в Сб Янв 21 2017, 11:56

резерв.
avatar
Viktor2312
Гуру+

Сообщения : 11000
Дата регистрации : 2012-08-10
Возраст : 39
Откуда : Пятигорск

Посмотреть профиль

Вернуться к началу Перейти вниз

Re: АТХ__МКГД_ver_1.0 ПЭВМ "ИРИША-АТХ"

Сообщение  Спонсируемый контент


Спонсируемый контент


Вернуться к началу Перейти вниз

Вернуться к началу


 
Права доступа к этому форуму:
Вы не можете отвечать на сообщения